-
- 주제분류
- 공학 >전기ㆍ전자 >전기전자공학
-
- 강의학기
- 2018년 2학기
-
- 조회수
- 6,617
-
- 평점
- 4.5/5.0 (2)
- 강의계획서
- 강의계획서
플립플롭과 조합회로에 의하여 구성되는 순차회로의 분석 및 설계를 다룬다.
Number system 및 연산알고리즘을 다루고 회로로 설계하여 구현한다.
Number system 및 연산알고리즘을 다루고 회로로 설계하여 구현한다.
- 수강안내 및 수강신청
- ※ 수강확인증 발급을 위해서는 수강신청이 필요합니다
차시별 강의
| 1. | ![]() |
review combinational logic. Intro to sequential logic | review combinational logic. Intro to sequential logic | |
| 2. | ![]() |
state diagram, state reduction | state diagram, state reduction | |
| 3. | ![]() |
state transition table | state transition table | |
| 4. | ![]() |
shift register, serial adder | shift register, serial adder | |
| 5. | ![]() |
counter ,Binary counter, BCD counter | counter ,Binary counter, BCD counter | |
| 6. | ![]() |
cascaded counter, synchronous counter | cascaded counter, synchronous counter | |
| 7. | ![]() |
synchronous BCD counter, ext async input | synchronous BCD counter, ext async input | |
| 8. | ![]() |
serial/parallel register design | serial/parallel register design | |
| 9. | ![]() |
sequtial logic with decoder | sequtial logic with decoder | |
| 10. | ![]() |
concept of ASM chart | concept of ASM chart | |
| 11. | ![]() |
ASM chart for Multiplier logic | ASM chart for Multiplier logic | |
| 12. | ![]() |
ASM chart for sequential logic | ASM chart for sequential logic | |
| 13. | ![]() |
Design by MUX | Design by MUX | |
| 14. | ![]() |
Design by memory | Design by memory | |
| 15. | ![]() |
Design by Gate array | Design by Gate array | |
연관 자료










